Homepage  Il progetto dsy.it è l'unofficial support site dei corsi di laurea del Dipartimento di Scienze dell'Informazione e del Dipartimento di Informatica e Comunicazione della Statale di Milano. E' un servizio degli studenti per gli studenti, curato in modo no-profit da un gruppo di essi. I nostri servizi comprendono aree di discussione per ogni Corso di Laurea, un'area download per lo scambio file, una raccolta di link e un motore di ricerca, il supporto agli studenti lavoratori, il forum hosting per Professori e studenti, i blog, e molto altro...
In questa sezione è indicizzato in textonly il contenuto del nostro forum


.dsy:it. .dsy:it. Archive > Didattica > Corsi N - Z > Reti di calcolatori
 
[esame gennaio] preparazione
Clicca QUI per vedere il messaggio nel forum
Mosco
Ciao a tutti sto svolgendo qualche tema d'esame in preparazione allo scritto di gennaio e mi sono bloccato a qualche domanda del tema di gennaio scorso. Le posto in modo che magari qualcuno sa darmi una spiegazione:

1)Disegnare e spiegare la struttura interna della porta I/O che implementa il livello fisico in un sistema che usa bit stuffing e Manchester encoding.

2) Come vengono modificati alcuni parametri caratteristici del protocollo CSMA/CD per operare a 100 Mbps?

Mazinkaiser
purtroppo non so risponderti, tuttavia non è che puoi linkare i temi d'esami passati? sarebbe interessante :)

Mosco
Li trovi in Filez.

Sono pronto a discuterne con chi deve sostenere l'esame e si esercita a farli

GiKappa
per la prima domanda penso che intenda (tra le altre cose) i due registri SIPO (serial in parallel out) e PISO il suo opposto, che prendono in input un segnale carrier modulato (cioè "deformato" in base all'informazione da trasferire) e, campionandolo, lo trasformano in un segnale quantizzato e quindi utilizzabile da una stazione.

per la seconda non saprei dire. forse intende gigabit ethernet che utilizza 4 canali.

comunque non prendere quello che ho scritto per oro colato. devo ancora studiare bene e ci saranno sicuramente delle inesattezze. comunque guardati sul libro le parti di cui ho parlato.

Simeon

1)Disegnare e spiegare la struttura interna della porta I/O che implementa il livello fisico in un sistema che usa bit stuffing e Manchester encoding.


Io spero che con questa domanda si intenda di disegnare lo schema con il PISO, il codificatore del clock e il clock locale dal lato dal trasmittente, ed il circuito di estrazione del clock e il SIPO dal lato del ricevitore. Altrimenti non saprei proprio cosa vuole.


2) Come vengono modificati alcuni parametri caratteristici del protocollo CSMA/CD per operare a 100 Mbps?


Ero partito scrivendo la spiegazione dettagliata su come variare la dimensione del frame piu' piccolo trasmissibile per far si che lo slot time risultasse minore del ritardo d'andata e ritorno nel caso peggiore. Poi pero' ho visto che si parla di 100Mbps e non 1Gbps. A 100Mbps la dimensione minima del frame e' sempre 512bit per cui non cambia niente.

Per cui credo che la risposta piu' plausibile riguardi l'uso dei quattro doppini presenti all'interno del cavo. A 10Mbps ad esempio ne vengono usati due, a 100Mbps ne vengono usati 4, e viene utilizzato un codice ternario per ridurre il baud rate.

Ovviamente se qualcun altro dice la sua fa un grosso piacere a tutti quanti, perche non son sicuro nemmeno io di quello che ho scritto.

p.s : ho una domanda pure io, qualcuno saprebbe esporre un metodo efficace e veloce per trattare problemi di DISTANCE VECTOR ? A "mano" non riesco ad eseguirli, troppi passaggi (djkstra invece mi sembra estremamente semplice).

p.p.s (due ore dopo -_-) : dal pdf "esercizi-rtng-06-07". Il primo esercizio riguarda dijkstra per cui tutto ok, il secondo riguarda distance vector e l'ho fatto a fatica a mano, ma e' "semplice". Qualcuno saprebbe spiegare il terzo? mi sembra incomprensibile. Non riesco a copiarlo qui sopra, e' comunque uno dei lucidi che e' a disposizione di tutti... mi staro' preoccupando eccessivamente, ma se mette un esercizio del genere e' finita.

Mosco
Originally posted by Simeon
Io spero che con questa domanda si intenda di disegnare lo schema con il PISO, il codificatore del clock e il clock locale dal lato dal trasmittente, ed il circuito di estrazione del clock e il SIPO dal lato del ricevitore. Altrimenti non saprei proprio cosa vuole.





Dove lo trovo questo schema?

per le tue domande sul distance vector non ne ho proprio idea...ho provato a fare l'esercizio che dici ma non so farlo.

Simeon
Originally posted by Mosco
Dove lo trovo questo schema?


Sull'halsall, capitolo 3. Dove si parla della codifica di Manchester. Ripeto che non son sicuro che sia quello, cmq (non sono sicuro di niente quando si parla di sta materia).

Mosco
ok provo a dare un'occhiata...in ogni caso per il tuo esercizio devi calcolarteli a mano purtroppo..ti chiede la tabella di B se non sbaglio...devi fare attenzione al delay

technorebel
raga, ma nn e' orale l'appello di gennaio=?
o e' scritto, e poi febbraio e' gia' orale?

Mosco
gennaio-febbraio di solito scritti, gli altri orali

Mosco
Qualcuno mi spiega come si fa a fare l'esercizio classico che ogni tanto da di calcolare il nuovo RTT, avendo il vecchio ecc.

Ci sono degli esempi nella seconda parte di esercitazioni ma il mio problema è capire i passaggi.

Powered by: vbHome (lite) v4.1 and vBulletin v2.3.1 - Copyright ©2000 - 2002, Jelsoft Enterprises Limited
Mantained by dsy crew (email) | Collabora con noi | Segnalaci un bug | Archive | Regolamento |Licenze | Thanks | Syndacate